您當前的位置:檢測預警 > 欄目首頁
SW節(jié)點是DC-DC電路中動態(tài)變化的核心區(qū)域。其電流在開關導通時通過開關流出,開關關斷時則通過二極管流出,導致二極管需交替處于反偏和正偏狀態(tài)。
2025/07/14 更新 分類:科研開發(fā) 分享
電路設計中的“地”怎么設計,怎么連接一直是是硬件工程師在設計和調試過程中經常會遇到的挑戰(zhàn)之一。雷卯對地簡單闡述如下。
2025/08/04 更新 分類:科研開發(fā) 分享
本文將系統(tǒng)闡述電路板器件溫度降額的理論基礎、確定方法、實施步驟和工程實踐,為電子工程師提供一套完整的設計指南。
2025/12/20 更新 分類:科研開發(fā) 分享
本文通過理論分析與仿真驗證,揭示了諧振產生機理,提出了有效的解決方案,對高密度微波電路設計具有重要指導意義。
2025/12/27 更新 分類:科研開發(fā) 分享
IC內部存在分層,由于水汽的入侵,加上集成電路各引腳之間存在電位差,導致了引腳間的銀遷移,從而在引腳間形成微導通電路,致IC輸出異常。
2015/12/31 更新 分類:實驗管理 分享
8月16日,國家質檢總局通報2017年第2批集成電路(IC)卡讀寫機產品質量國家監(jiān)督抽查結果,共抽查了30家企業(yè)生產的30批次集成電路(IC)卡讀寫機產品,有4批次產品不符合標準的規(guī)定。
2017/09/05 更新 分類:監(jiān)管召回 分享
PCB板檢驗標準,適應公司PCB檢驗的需要。
2018/10/30 更新 分類:生產品管 分享
本文將著重對集成電路的電磁兼容性進行研究,包括電磁兼容的基本理論、集成電路電磁兼容性的基本概念以及滿足電磁兼容要求的設計方法
2018/11/22 更新 分類:科研開發(fā) 分享
本文匯總了電路的抗干擾設計原則:1、電源線的設計;2、地線的設計;3、元器件的配置;4、去耦電容的配置;5、降低噪聲和電磁干擾原則;6、其他設計原則;7、布線寬度和電流;8、電源線;9、布局;10、布線;11、焊盤;12、PCB及電路抗干擾措施;13、電源線設計;14、地線設計;15、退藕電容配置
2021/07/28 更新 分類:科研開發(fā) 分享
本文針對NASA及其下屬各機構在低成本集成電路宇航應用領域的最新成果和方向進行簡介,闡述了NASA針對低成本集成電路采取不同策略,并通過標準化研究項目的方式推進,以標準工作形式進行工程推廣應用。
2022/02/13 更新 分類:科研開發(fā) 分享